1. 三态缓冲门电路。
门电路都需要有供电源才工作,所以图1~3的3.3v供电或可视为使能端,但没有3态功能,其中图2是有施密特效能缓冲器!图4缓冲器有使能端,应该是唯一可做到3态功能。
2. 数字电路逻辑门中的三态门
三态门,三态电路是一种重要的总线接口电路。这里的三态,是指它的输出既可以专是一般二值逻辑电路的正常的“属0”状态和“1”状态,又可以保持特有的高阻抗状态,第三种状态——高阻状态的门电路 (高阻态相当于隔断状态)。 处于高阻抗状态时,其输出相当于断开状态,没有任何逻辑控制功能。三态电路的输出逻辑状态的控制,是通过一个输入引脚 实现的。当G为低电平输入时,三态电路呈现正常的“0”或“1”的输出;当G为高电平输入时,三态电路给出高阻态输出。
3. 三态门电路解释
片选端抄(一般用OE表示,你这里用G)取反是因为它被设定为低电平有效;
DIR是控制传输方向的管脚,当DIR为高电平时,传输方向为A→B,当DIR为低电平时,传输方向为B→A。片选端OE(19脚)为低电平时,74245才工作,OE为高电平时,74245都输出高阻状态,对任何输入信号都没有反应。
4. 三态输出电路是什么意思 不理解
就是具有高电平、低电平和高阻抗三种输出状态的门电路,又称三态门输出电路。在固态机互联板电路,“I/O”板电路中,除了以上几种组合门电路,三态门电路也是必不可少的。
5. 三态门是什么有什么作用
高电平,低电平,高阻态称为三态.可以具备这三种状态的器件就叫做三态(门,总线版,......).
高电平,低电平可以由内部权电路拉高和拉低.而高阻态时引脚对地电阻无穷,此时读引脚电平时可以读到真实的电平值.
当有多个输出连接在一起---常用在BUS上-那么,在同一时候应当只能有一个输出有效,而其它的输出端不能影响它---它们不能为0,也不能为1--只能处于高阻态.
当有多个输出连接在一起---常用在BUS上-那么,在同一时候应当只能有一个输出有效,而其它的输出端不能影响它---它们不能为0,也不能为1--只能处于高阻态.
高阻可以理解为线断开了。因为如果没有这种的话,那样,Pin上的电平会影响外部线路的信号的。
Pull-up是拉高电阻。如果在输入状态下,外部的Pin没有接电路。那么当你去读这个端口时,相应的Pin的数据将读到高电平(1),如果为Pull-low,则为低电平(0),另有一种为Pure,这时的电平不能确定。
通常在数据总线上接有多个器件,每个器件通过OE/CE之类的信号选通。如器件没有选通的话它就处于高阻态,相当于没有接在总线上,不影响其它器件的工作。
6. 数电三态门电路
三态指其输出既可以是一般二值逻辑电路的正常的高电平(逻辑1)或低电平(逻辑0),版又权可以保持特有的高阻抗状态(Hi-Z)。
三态门结构
处于高阻抗状态时,输出电阻很大,相当于开路,没有任何逻辑控制功能。高阻态的意义在于实际电路中不可能断开电路。三态电路的输出逻辑状态的控制,是通过一个输入引脚 实现的。
三态门都有一个EO控制使能端,来控制门电路的通断。 可以具备这三种状态的器件就叫做三态器件。当EO有效时,三态电路呈现正常的“0”或“1”的输出;当EO无效时,三态电路给出高阻态输出。
图1 三态门的运用(1张)
三态门在双向端口中运用时,如图1所示,设置Z为控制项,当Z=1时,三态门呈高阻状态,上面的线路不通只能输入,当Z=0时,三态门呈正常高低电平的输出状态,可输出,即O路通。
三态门是一种扩展逻辑功能的输出级,也是一种控制开关。主要是用于总线的连接,因为总线只允许同时只有一个使用者。通常在数据总线上接有多个器件,每个器件通过OE/CE之类的信号选通。如器件没有选通的话它就处于高阻态,相当于没有接在总线上,不影响其它器件的工作。[2]
7. 与门,非门,或门,三态门里的&,≥1,1,1都是些什么意思,为什么要这么设计
与门,非门,或门,这些文字表述都属于逻辑门运算电路的表达。“&”是逻辑门电路中的“与门”;“≥”是大于等于,是逻辑门电路中的“或门”;“1”表示“非门”。
而三态门主要有晶体管-晶体管逻辑(TTL)三态门电路和互补型金属氧化物一半导体(CMOS)三态门电路,两种电路都是在上述普通门电路的基础上附加控制电路而构成的。
逻辑门是在集成电路上的基本组件。简单的逻辑门可由晶体管组成,这些晶体管的组合可以使代表两种信号的高低电平在通过它们之后产生高电平或者低电平的信号。高、低电平可以分别代表逻辑上的“真”与“假”或二进制当中的1和0,从而实现逻辑运算。
逻辑运算又称布尔运算。布尔用数学方法研究逻辑问题,成功地建立了逻辑演算。布尔用等式表示判断,把推理看作等式的变换。这种变换的有效性不依赖人们对符号的解释,只依赖于符号的组合规律,于是就这样产生了逻辑表达。
(7)三态门电路扩展阅读:
逻辑门的种类:常见的逻辑门包括“与”门,“或”门,“非”门,“异或”(也称:互斥或)等等。逻辑门可以组合使用实现更为复杂的逻辑运算。
1、或门
或门又称或电路。如果几个条件中,只要有一个条件得到满足,某事件就会发生,这种关系叫做“或”逻辑关系。
具有“或”逻辑关系的电路叫做或门。或门有多个输入端,一个输出端,多输入或门可由多个2输入或门构成。只要输入中有一个为高电平时(逻辑1),输出就为高电平(逻辑1);只有当所有的输入全为低电平时,输出才为低电平。
2、与门
与门又称“与电路”。是执行“与”运算的基本逻辑门电路。有多个输入端,一个输出端。当所有的输入同时为高电平(逻辑1)时,输出才为高电平,否则输出为低电平(逻辑0)。
3、非门
非门又称反相器,是逻辑电路的基本单元,非门有一个输入和一个输出端。逻辑符号中输出端的圆圈代表反相的意思。当其输入端为高电平(逻辑1)时输出端为低电平(逻辑0),当其输入端为低电平时输出端为高电平。也就是说,输入端和输出端的电平状态总是反相的。
4、与非门
由与门与非门组合而成。
5、或非门
由或门和非门组合而成。
8. “三态门”是什么有什么作用
三态门(英语:Three-state gate)是一种重要的总线接口电路。切换输出。
9. 三态门的工作原理
三态门(英语:Three-state gate)是一种重要的总线接口电路。
三态门都有一个EN控制使能内端,来控制门电路容的通断。
三态门的工作原理:
当控制端E=1时,输出=输入,此时总线由该器件驱动,总线上的数据由输入数据决定;
当控制端E=0时,输出端呈高阻抗状态,该器件对总线不起作用。当寄存器输出端接至三态门,再由三态门输出端与总线连接起来,就构成三态输出的级冲寄存器。如下图所示就是一个4位的三态输出缓冲寄存器。由于这里采用的是单向三态门,所以数据只能从寄存器输出到数据总线。如果要实现双向传送,则要用双向三态门。
10. 三态门电路比普通电路多一种什么状态
高阻态 不影响输入信号的状态 主要用于检测输入信号