A. 与非门的内部电路图
B. CAD电路图非门怎么画
http://image..com/i?tn=image&ct=201326592&lm=-1&cl=2&word=CAD%B5%E7%C2%B7%CD%BC%B7%C7%C3%C5&t=3
C. 有没有简单的非门电路完成图求!
使用一只三极管的放大电路就是非门电路
D. 求与门,或门,非门,与非门,或非门,与或门的含义和电路图
门电路是数字逻辑的一种称呼,有三种基本逻辑关系,即与、或、非,下面用一般电路来解释:
1、与门
与:指同时的意思,A和B或者更多的条件,同时具备时,才能有结果,只要有一个条件不具备,就没有结果。
只有当两个开关都闭合时,电灯才会亮,就是两个开关串联。
2、或门
或:或者的意思,许多条件A,B,C等,其中至少有一个条件具备时,就有结果,只有所有条件都不具备时,才没有结果。
只需要一个开关闭合,电灯就会点亮,就是两个开关并联。
3、非门
非:就是相反的意思,具备条件A,没有结果,不具备条件A,则有结果。
只有在开关断开时,电灯才会亮,就是一个开关和电灯并联。
(资料来源:网络:门电路)
E. 与非门电路图原理
1)先温习三极管构成,在基极看去,基极与发射极,基极与集电极表专现为两个二极管;属
2)当A、B都为高电平时,发射结为截止,而T1基极与集电极之间的二极管,和T2、T3的发射结(三个二极管)正向串联,通过R1接上电源就会导通,所以此时T1基极电压Vb1=2.1V。T2基极电压 Vb2=1.4V,T3基极电压 Vb3=0.7V,T3导通使输出端Y输出低电平;
3)当A、B其中一个为低电平时,T1发射结导通,使基极电压 Vb1=0.7V,这个电压不足以让后级的发射结导通,所以T2、T3就截止,T4导通使Y输出高电平;
从逻辑表现上,就实现了与非门功能。
F. 怎么用三极管作一个非门电路
按照下图电路图即可:
当输入为高电平+5V时,Q1基极与发射极间Ube> 0.7V,Q1导通,输出点专电压属为Q1的集电极和发射极之间的压降,即0.3V,即输出为数字量0;当输入为低时,Q1集电极和发射极之间未导通,输出电压为上拉的电压,+5V,即数字量1。
TTL与非门电路结构与工作原理
分立元件门电路虽然结构简单,但是存在着体积大、工作可靠性差、工作速度慢等许多缺点。1961年美国德克萨斯仪器公司率先将数字电路的元器件和连线制作在同一硅片上,制成了集成电路。
由于集成电路体积小、质量轻、工作可靠,因而在大多数领域迅速取代了分立元件电路。随着集成电路制作工艺的发展,集成电路的集成度越来越高。
按照集成度的高低,将集成电路分为小规模集成电路、中规模集成电路、大规模集成电路、超大规模集成电路。根据制造工艺的不同,集成电路又分为双极型和单极型两大类。TTL门电路是目前双极型数字集成电路中用的最多的一种。
G. 如何用非门和与非门设计一个3位计数器 电路图
先列表,根据表得到逻辑式,化简逻辑式,再搭电路,标准教科书流程
H. 三输入与非门的电路图是什么
此电路功能为三输入与门形式,输入为A,B,C,输出为Y。用CMOS实现反相器电路,PMOS和NMOS管进行全互补连接方式,栅极相连作为输入,电路上面是三个PMOS并联,PMOS的漏极与下面NMOS的漏极相连作为输出,POMS管的源极和衬底相连接高电平,NMOS管的源极与衬底相连接低电平;
与非门是与门和非门的结合,先进行与运算,再进行非运算。与非门是当输入端中有1个或1个以上是低电平时,输出为高电平;只有所有输入是高电平时,输出才是低电平。
原理图如下图所示
(8)非门电路图扩展阅读:
与非门使用基本结构
1、首先考虑输入级,DTL是用二极管与门做输入级,速度较低。仔细分析发现电路中的Dl、D2、D3、D4的P区是相连的。可用集成工艺将它们做成一个多发射极三极管。这样它既是四个PN结,不改变原来的逻辑关系,又具有三极管的特性。
一旦满足了放大的外部条件,它就具有放大作用,为迅速消散T2饱和时的超量存储电荷提供足够大的反向基极电流,从而大大提高了关闭速度。
2、为提高输出管的开通速度,可将二极管D5改换成三极管T2,逻辑关系不变。同时在电路的开通过程中利用T2的放大作用,为输出管T3提供较大的基极电流,加速了输出管的导通。另外T2和电阻RC2、RE2组成的放大器有两个反相的输出端VC2和VE2,以产生两个互补的信号去驱动T3、T4组成的推拉式输出级。
3、再分析输出级。输出级应有较强的负载能力,为此将三极管的集电极负载电阻RC换成由三极管T4、二极管D和RC4组成的有源负载。由于T3和T4受两个互补信号Ve2和Vc2的驱动,所以在稳态时,它们总是一个导通,另一个截止。这种结构,称为推拉式输出级。
I. 如何用与门、或门和非门组成(与或非门)(求电路图)
非门就来是其实就是一个N沟道增自强型的MOS管,也就是一个反相器。与门就是两个串联的N沟道增强型MOS管和两个并联的P沟道增强型MOS管。每个输入端连到一个N沟道和一个P沟道MOS管的栅极(这是与非门),输出端再连一个非门(就是上面提到的反相器)
(加一个非门是为了把与非变成与)或门就是两个并联的N沟道增强型MOS管和两个串联的P沟道增强型MOS管。每个输入端连到一个N沟道和一个P沟道MOS管的栅极。(这是或非门),输出端再连一个非门(原理和与非门的一样)
J. 非门电路图电路中电子原件的名称、性能
非门(反相器)通常采用CMOS逻辑和TTL逻辑
TTL:
两管的栅极相连作为输入端,两管的漏极相连作为输出端。TN的源极接地,TP的源极接电源。为了保证电路正常工作,VDD需要大于TN管开启电压VTN和TP管开启电压VTP的绝对值的和,即UDD>UTN+ |UTP|。当Ui=0V时,TN截止,TP导通,Uo≈UDD为高电平;当Ui=UDD时,TN导通,TP截止,Uo≈0V为低电平。因此实现了逻辑非的功能。
非门是基本的逻辑门,因此在TTL和CMOS集成电路中都是可以使用的。标准的集成电路有74X04和CD4049。74X04TTL芯片有14个引脚,4049CMOS芯片有16个引脚,两种芯片都各有2个引脚用于电源供电/基准电压,12个引脚用于6个反相器的输入和输出(4049有2个引脚悬空)。
在数字电路中最具代表性的CMOS非门集成电路是CD4069。